ไมโครชิป - โลโก้

สามารถ-CN FPGA: รองรับสถานะลิงก์ PolarFire PCIe L2P2
ไมโครชิป คอร์ปอเรชั่น
เรื่อง: CAN-CN FPGA: รองรับสถานะลิงก์ PolarFire PCI Express L2P2

คำอธิบาย:

ใน Libero SoC รุ่น 2022.1 ตัวเลือกในการเปิดใช้งานลิงก์การจัดการพลังงาน L2P2 ได้ถูกลบออกจาก Generate SERDES Initialization GUI บล็อกฮาร์ดแวร์ PolarFire transceiver PCIe Link Training และ Status State Machine (LTSSM) ทั้งหมดไม่รองรับสถานะลิงก์การจัดการพลังงาน L2P2

เหตุผลในการเปลี่ยนแปลง:

บล็อกตัวรับส่งสัญญาณ PolarFire ประกอบด้วย PCIe Gen1 และ Gen2 Root-port และคอนโทรลเลอร์ End-point แบบฝัง PCIe Sub-system (PCIESS) LTSSM รองรับสถานะ Link Training และสถานะ Re-Training (Recovery) อย่างไรก็ตาม PCIESS ไม่รองรับสถานะการจัดการพลังงานที่ขับเคลื่อนด้วยซอฟต์แวร์ เช่น L2P2 ตามที่ระบุไว้อย่างไม่ถูกต้องในเอกสารต้นฉบับ

  • ไม่รองรับคำสั่งรายการ L2P2 ที่ขับเคลื่อนด้วยซอฟต์แวร์ที่ออกโดย PolarFire PCIESS Root-Port ไปยังจุดสิ้นสุดดาวน์สตรีม ในฐานะพอร์ตรูท สิ่งนี้จะทำให้ลิงก์หยุดชะงักโดยสิ้นเชิงและสามารถกู้คืนได้โดยการเริ่มต้นลิงก์ใหม่ด้วย PERSTn แถบด้านข้าง (รีเซ็ตพื้นฐาน) หรือวงจรพลังงาน
  • โฮสต์ไม่ควรสั่งจุดสิ้นสุด PolarFire PCIESS เพื่อเข้าสู่สถานะลิงก์ L2P2 ในฐานะจุดสิ้นสุด ลิงก์อาจหยุดชะงักและสามารถกู้คืนได้โดยการเริ่มต้นลิงก์ใหม่ด้วย PERSTn แถบด้านข้าง (รีเซ็ตพื้นฐาน) หรือวงจรพลังงาน

ผลกระทบของแอปพลิเคชัน:

อุปกรณ์ PolarFire ไม่รองรับสถานะลิงก์การจัดการพลังงาน L2P2

  • เพื่อหลีกเลี่ยงการหยุดชะงักของลิงก์ ซอฟต์แวร์การจัดการพลังงาน PCIe จะต้องไม่สั่งให้ PolarFire PCIESS Root-port หรือ End-point เข้าสู่สถานะลิงก์พลังงานต่ำ (L2)
  • ไม่สามารถประหยัดพลังงานในการทำงานเพิ่มเติมสำหรับอุปกรณ์ PolarFire ได้
  • Libero SoC รุ่น 2022.1 ได้รับการอัปเดตเพื่อโฆษณา D3hot และ D3cold ที่ปิดใช้งานในสถานะ PCI Legacy Power Management ของ Endpoint Config Space ของเรา
  • เพื่อให้บรรลุการประหยัดพลังงานในการปฏิบัติงานเพิ่มเติม นอกเหนือจากสถาปัตยกรรมอุปกรณ์ PolarFire ที่ปรับให้เหมาะสมด้านพลังงานแล้ว ผู้ออกแบบ FPGA ควรใช้เทคนิคการจัดการพลังงานโดยตรงกับการออกแบบแฟบริค FPGA

การดำเนินการที่จำเป็น:

  • ผู้ใช้ควรอ้างอิงเอกสารที่อัปเดตจาก Microchip เกี่ยวกับการสนับสนุนสถานะการฝึกอบรมลิงก์ PCIESS
  • https://www.microsemi.com/document-portal/doc_download/1245812-polarfire-fpga-and-polarfire-soc-fpga-pci-expressuser-guide
  • โปรดดูหมายเหตุการใช้งาน PolarFire FPGA Low Power สำหรับคุณสมบัติของอุปกรณ์ที่ผู้ใช้สามารถนำไปใช้เพื่อสร้างการประหยัดพลังงานเพิ่มเติมในการออกแบบ

Microchip Technology Incorporated 2355 West Chandler Blvd.
แชนด์เลอร์, แอริโซนา 85224-6199 สำนักงานใหญ่ 480-792-7200 โทรสาร 480-899-9210

https://www.microsemi.com/document-portal/doc_download/1244032-ac485-polarfire-fpga-low-powerapplication-note

ข้อมูลติดต่อ:

หากคุณมีคำถามใดๆ เกี่ยวกับเรื่องนี้ โปรดติดต่อฝ่ายสนับสนุนด้านเทคนิคของ FPGA-BU ที่ web พอร์ทัลด้านล่าง http://www.microchip.com/support

ขอแสดงความนับถือ,
Microsemi Corporation ซึ่งเป็นบริษัทในเครือของ Microchip Technology Inc. ที่ถือหุ้นทั้งหมด

ประกาศแจ้งลูกค้า (CN) หรือประกาศแจ้งลูกค้า (CAN) เป็นข้อมูลที่เป็นความลับและเป็นกรรมสิทธิ์ของ Microchip และมีจุดมุ่งหมายเพื่อเผยแพร่โดย Microchip ให้กับลูกค้าของบริษัทเท่านั้น เพื่อการใช้งานของลูกค้าเท่านั้น ห้ามคัดลอกหรือมอบให้บุคคลที่สามโดยไม่ได้รับความยินยอมเป็นลายลักษณ์อักษรล่วงหน้าจากไมโครชิพ

เอกสาร / แหล่งข้อมูล

MICROCHIP CAN-CN FPGA โมดูลโพลาไฟร์ FPGA [พีดีเอฟ] คู่มือการใช้งาน
CAN-CN FPGA โมดูล PolarFire FPGA, CAN-CN FPGA, โมดูล PolarFire FPGA, โมดูล

อ้างอิง

ฝากความคิดเห็น

ที่อยู่อีเมลของคุณจะไม่ถูกเผยแพร่ ช่องที่ต้องกรอกข้อมูลมีเครื่องหมาย *