ตัวควบคุมอุปกรณ์ MICROCHIP v2.3 Gen 2

การแนะนำ
IP ฝึกอบรมทั่วไป CoreRxIODBitAlign นี้ใช้ในบล็อกเกียร์ IO ในเส้นทาง Rx สำหรับการจัดตำแหน่งบิตโดยไม่ขึ้นอยู่กับข้อมูลหรือโปรโตคอลที่ใช้ CoreRxIODBitAlign ช่วยให้คุณปรับความล่าช้าในเส้นทางข้อมูลเมื่อเทียบกับเส้นทางสัญญาณนาฬิกา
สรุป CoreRxIODBitAlign
| แกนหลัก เวอร์ชัน | เอกสารนี้ใช้กับ CoreRxIODBitAlign v2.3 |
| อุปกรณ์ที่รองรับ | CoreRxIODBitAlign รองรับตระกูลต่อไปนี้: |
| ครอบครัว | • PolarFire® SoC |
| • โพลาร์ไฟร์ | |
| บันทึก: สำหรับข้อมูลเพิ่มเติมโปรดเยี่ยมชม หน้าผลิตภัณฑ์ | |
| รองรับการไหลของเครื่องมือ | ต้องใช้ Libero® SoC เวอร์ชัน 12.0 หรือใหม่กว่า |
| อินเทอร์เฟซที่รองรับ | - |
| การออกใบอนุญาต | CoreRxIODBitAlign ไม่จำเป็นต้องมีใบอนุญาต |
| คำแนะนำในการติดตั้ง | ต้องติดตั้ง CoreRxIODBitAlign ลงใน IP Catalog ของซอฟต์แวร์ Libero SoC โดยอัตโนมัติผ่านฟังก์ชันอัปเดต IP Catalog ในซอฟต์แวร์ Libero SoC หรือดาวน์โหลดจากแคตตาล็อกด้วยตนเอง เมื่อติดตั้งแกน IP ใน IP Catalog ของซอฟต์แวร์ Libero SoC แล้ว จะได้รับการกำหนดค่า สร้าง และสร้างอินสแตนซ์ภายใน SmartDesign เพื่อรวมไว้ในโครงการ Libero |
| การใช้งานอุปกรณ์และ
ผลงาน |
ข้อมูลสรุปการใช้งานและประสิทธิภาพสำหรับ CoreRxIODBitAlign อยู่ในข้อ 8 การใช้อุปกรณ์และประสิทธิภาพrformance |
ข้อมูลบันทึกการเปลี่ยนแปลง CoreRxIODBitAlign
ส่วนนี้ให้ครอบคลุมมากกว่าview ของฟีเจอร์ใหม่ที่รวมเข้ามา โดยเริ่มจากรุ่นล่าสุด สำหรับข้อมูลเพิ่มเติมเกี่ยวกับปัญหาที่ได้รับการแก้ไข โปรดดูส่วน 7. ปัญหาที่ได้รับการแก้ไข
| คอร์RxIODBitAlign v2.3 | อะไรนะ ใหม่ • อัปเดตสำหรับกลไกการฝึกอบรมที่ใช้ MIPI |
| คอร์RxIODBitAlign v2.2 | มีอะไรใหม่ • เพิ่มข้อมูลการหน่วงเวลาการแตะตาซ้ายและขวาในโมดูลด้านบน |
คุณสมบัติ
CoreRxIODBitAlign มีคุณสมบัติดังต่อไปนี้:
- รองรับการจัดตำแหน่งบิตด้วยความกว้างของตาที่แตกต่างกัน 1–7
- รองรับโหมด Fabric Double Data Rate (DDR) 2/4/3p5/5 ที่แตกต่างกัน
- รองรับกลไกการข้ามและการรีสตาร์ท/หยุดชั่วคราว
- รองรับการฝึกอบรม Mobile Industry Processor Interface (MIPI) ผ่านการส่งสัญญาณ LP จุดเริ่มต้นของเฟรม
- รองรับการหน่วงเวลาการแตะ 256 ครั้งสำหรับการจัดตำแหน่งบิต
คำอธิบายการทำงาน
CoreRxIODBitAlign พร้อมอินเทอร์เฟซ Rx IOD
รูปต่อไปนี้แสดงแผนผังบล็อกระดับสูงของ CoreRxIODBitAlign
- คำอธิบายนี้หมายถึง CoreRxIODBitAlign ที่รองรับอุปกรณ์ PolarFire® และ PolarFire SoC
- CoreRxIODBitAlign ดำเนินการฝึกอบรมและยังรับผิดชอบในการเชื่อมต่ออุปกรณ์ IO Digital (IOD) และ IO Gearing (IOG) เพื่อรองรับเป็นแหล่งไดนามิกด้วยการปรับความล่าช้าเพื่อจับข้อมูลอย่างถูกต้อง
- กลไกการฝึกอบรมทั้งหมดอธิบายไว้ในส่วนแผนภาพเวลา 5
- CoreRxIODBitAlign รองรับการเพิ่มหรือลบการหน่วงเวลาจากเส้นทางข้อมูลโดยสัมพันธ์กับเส้นทางสัญญาณนาฬิกาแบบไดนามิก อินเทอร์เฟซ RX_DDRX_DYN จะให้การควบคุมแก่ CoreRxIODBitAlign เพื่อดำเนินการฝึกระยะขอบสัญญาณนาฬิกาต่อข้อมูลโดยเพิ่มการหน่วงเวลาการแตะในทิศทางขึ้น CoreRxIODBitAlign ในทางกลับกันสำหรับการดำเนินการในภายหลังview (ของการเพิ่มความล่าช้าในการแตะแต่ละครั้ง) จัดเก็บสถานะการตอบกลับจากอินเทอร์เฟซ RX_DDRX_DYN
- CoreRxIODBitAlign ดำเนินการฝึกอบรมต่อสำหรับการเพิ่มการแตะทุกครั้ง จนกระทั่งอินเทอร์เฟซ RX_DDRX_DYN ถึงเงื่อนไขที่อยู่นอกช่วง
- ในที่สุด CoreRxIODBitAlign จะทำการกวาดล้างสถานะข้อเสนอแนะทั้งหมด ขั้นตอนนี้จะปรับให้เหมาะสมและคำนวณการจัดตำแหน่งบิตของข้อมูลให้มีจุดศูนย์กลาง 90 องศาจากขอบสัญญาณนาฬิกา
- ความล่าช้าในการแตะที่คำนวณขั้นสุดท้ายจะถูกโหลดลงในอินเทอร์เฟซ RX_DDRX_DYN เพื่อให้การฝึกการจัดเรียงบิตเสร็จสมบูรณ์
- คุณสมบัติที่รองรับโดย CoreRxIODBitAlign มีรายละเอียดดังต่อไปนี้
กลไกการฝึกอบรมแบบไดนามิก
- CoreRxIODBitAlign คอยตรวจสอบสถานะข้อเสนอแนะ (IOD_EARLY/IOD_LATE) อย่างต่อเนื่อง และตรวจสอบว่าสถานะมีการสลับกันหรือไม่
- IP จะปรับค่าการแตะที่กำหนดไว้ก่อนหน้านี้เป็น +/- 4 ครั้งในทิศทางขึ้นหรือลง แม้ในตอนนั้น หากแฟล็กสลับกัน IP ก็จะทริกเกอร์การฝึกอีกครั้ง

กลไกการยึด (ถามคำถาม)
- ฟีเจอร์นี้ใช้เมื่อการฝึกจำเป็นต้องอยู่ในสถานะ Hold BIT_ALGN_HOLD เป็นอินพุตที่ระดับแอ็คทีฟสูง และต้องยืนยันเพื่อคงสถานะไว้ และยกเลิกการยืนยันเพื่อดำเนินการฝึกต่อ
- ต้องตั้งค่าพารามิเตอร์ HOLD_TRNG เป็น 1 ในตัวกำหนดค่าเพื่อเปิดใช้งานฟีเจอร์นี้ พารามิเตอร์นี้ถูกตั้งค่าเป็น 0 ตามค่าเริ่มต้น
กลไกการรีสตาร์ท (ถามคำถาม)
- ฟีเจอร์นี้ใช้เพื่อเริ่มการฝึกใหม่ หากต้องการเริ่มการฝึกใหม่ จะต้องยืนยันอินพุต BIT_ALGN_RSTRT สำหรับพัลส์นาฬิกาหนึ่งพัลส์ Serial Clock (SCLK)
- นี่เป็นการเริ่มการรีเซ็ตแบบอ่อนของ IP โดยรีเซ็ต BIT_ALGN_DONE ให้เป็น 0 และ BIT_ALGN_START ให้เป็น 1
กลไกการข้าม (ถามคำถาม)
- ฟีเจอร์นี้ใช้เมื่อไม่จำเป็นต้องมีการฝึกอบรม และสามารถข้ามการฝึกอบรมทั้งหมดได้ BIT_ALGN_SKIP เป็นอินพุตที่อิงตามระดับสูงที่ใช้งานอยู่ และต้องยืนยันเพื่อข้ามการฝึกอบรมทั้งหมด
- ต้องตั้งค่าพารามิเตอร์ SKIP_TRNG เป็น 1 ในตัวกำหนดค่าเพื่อเปิดใช้งานฟีเจอร์นี้ พารามิเตอร์นี้ถูกตั้งค่าเป็น 0 ตามค่าเริ่มต้น
กลไกการฝึกอบรมตาม MIPI (ถามคำถาม)
- ต้องตั้งค่าพารามิเตอร์ MIPI_TRNG เป็น 1 ในตัวกำหนดค่าเพื่อเปิดใช้งานฟีเจอร์นี้ หากตั้งค่าแล้ว พอร์ตอินพุต LP_IN จะถูกเพิ่มลงใน CoreRxIODBitAlign
- IP ตรวจจับขอบตกของพอร์ตอินพุต LP_IN ซึ่งระบุจุดเริ่มต้นที่ถูกต้องของเฟรมในการเริ่มการฝึก
พารามิเตอร์ CoreRxIODBitAlign และสัญญาณอินเทอร์เฟซ
พารามิเตอร์การกำหนดค่า GUI (ถามคำถาม)
ไม่มีพารามิเตอร์การกำหนดค่าสำหรับการเปิดตัวรุ่นหลักนี้
พอร์ต (ถามคำถาม)
ตารางต่อไปนี้แสดงสัญญาณอินพุตและเอาต์พุตที่ใช้ในการออกแบบ CoreRxIODBitAlign
ตารางที่ 3-1. สัญญาณอินพุตและเอาต์พุต
| สัญญาณ | ทิศทาง | ความกว้างของพอร์ต (บิต) | คำอธิบาย |
| นาฬิกา และ รีเซ็ต | |||
| ผ้าไหม | ป้อนข้อมูล | 1 | นาฬิกาผ้า |
| PLL_LOCK | ป้อนข้อมูล | 1 | ล็อค PLL |
| รีเซ็ต | ป้อนข้อมูล | 1 | รีเซ็ตแบบอะซิงโครนัสแบบ Active-Low |
| บัสข้อมูลและการควบคุม | |||
| IOD_ช่วงต้น | ป้อนข้อมูล | 1 | การตรวจสอบข้อมูลตาธงล่วงหน้า |
| ไอโอดี_ปลาย | ป้อนข้อมูล | 1 | ข้อมูลตาตรวจสอบธงล่าช้า |
| ไอโอดี_โออาร์ | ป้อนข้อมูล | 1 | แฟล็กการตรวจสอบข้อมูลตาที่อยู่นอกระยะสำหรับสายที่ล่าช้า |
| บิท_อัลจีเอ็น_อาย_อิน | ป้อนข้อมูล | 3 | ผู้ใช้ตั้งค่าความกว้างของจอมอนิเตอร์ข้อมูล |
| BIT_ALGN_RSTRT บิท_อัลกอน_อาร์เอสทีอาร์ที | ป้อนข้อมูล | 1 | การฝึก Bit Align เริ่มใหม่ (การยืนยันตามชีพจร) 1— เริ่มการฝึกใหม่ 0— ไม่เริ่มการฝึกใหม่ |
| บิต_อัลกรอน_ซีแอลอาร์_เอฟแอลจีเอส | เอาท์พุต | 1 | ล้างสถานะก่อนหรือหลัง |
| โหลด BIT_ALGN_ | เอาท์พุต | 1 | โหลดค่าเริ่มต้น |
| ไดเรกทอรี BIT_ALGN | เอาท์พุต | 1 | ทิศทางการหน่วงเวลาของเส้นขึ้นหรือลง 1— ขึ้น (เพิ่ม 1 แตะ) 0— ลง (ลด 1 แตะ) |
| บิท_อัลกอน_โมฟ | เอาท์พุต | 1 | เพิ่มความล่าช้าในการเคลื่อนที่ของพัลส์ |
| ข้ามบิต_อัล_ซิก | ป้อนข้อมูล | 1 | การข้ามการฝึก Bit Align (การยืนยันตามระดับ)
1— ข้ามการฝึกอบรมและใช้ได้เฉพาะเมื่อตั้งค่าพารามิเตอร์ SKIP_TRNG เป็น 1 0— การฝึกอบรมจะต้องดำเนินไปตามปกติ |
| การระงับบิต | ป้อนข้อมูล | 1 | การฝึกยึด Bit Align (การยืนยันตามระดับ)
1— ยึดการฝึกอบรมและถูกต้องเมื่อตั้งค่าพารามิเตอร์ HOLD_TRNG เป็น 1 เท่านั้น 0— การฝึกอบรมจะต้องดำเนินไปตามปกติ |
| ข้อผิดพลาด BIT_ALIGN_ERR | เอาท์พุต | 1 | ข้อผิดพลาดในการฝึก Bit Align (การยืนยันตามระดับ) 1— ข้อผิดพลาด 0— ไม่มีข้อผิดพลาด |
| BIT_ALGN_เริ่มต้น | เอาท์พุต | 1 | การเริ่มต้นการฝึก Bit Align (การยืนยันตามระดับ) 1— เริ่มต้นแล้ว 0— ยังไม่เริ่มต้น |
| BIT_ALGN_เสร็จสิ้น | เอาท์พุต | 1 | การฝึกอบรม Bit Align เสร็จสิ้นแล้ว (การยืนยันตามระดับ) 1— เสร็จสมบูรณ์ 0— ไม่เสร็จสมบูรณ์ |
| สัญญาณ | ทิศทาง | ความกว้างของพอร์ต (บิต) | คำอธิบาย |
| LP_อิน | ป้อนข้อมูล | 1 | การฝึกเฟรมตาม MIPI (การยืนยันตามระดับ)
1— สัญญาณ Active-Low จะต้องยืนยันว่าเป็นระดับต่ำเพื่อระบุจุดเริ่มต้นของเฟรม และจะต้องยกเลิกการยืนยันเมื่อสิ้นสุดเฟรมเท่านั้น 0— การฝึกอบรมต้องดำเนินต่อไปตามปกติ และสัญญาณนี้จะต้องถูกผูกไว้ต่ำภายใน |
| เดม_บิต_อัลกรัน_แทปดลี | เอาท์พุต | 8 | คำนวณความล่าช้าของ TAP และถูกต้องเมื่อ BIT_ALGN_DONE ถูกตั้งค่าสูงโดย IP |
| ชนะ RX_BIT_ALIGN_LEFT | เอาท์พุต | 8 | ค่ามอนิเตอร์ตาซ้ายข้อมูล
บันทึก: ค่าเหล่านี้จะใช้ได้เฉพาะเมื่อตั้งค่าเอาท์พุต BIT_ALGN_DONE เป็น 1 และตั้งค่าเอาท์พุต BIT_ALGN_START เป็น 0 หากตั้งค่าพารามิเตอร์ SKIP_TRNG จะส่งคืนค่า 0 |
| วิน RX_BIT_ALIGN_RGHT | เอาท์พุต | 8 | ค่ามอนิเตอร์ตาข้อมูลขวา
บันทึก: ค่าเหล่านี้จะใช้ได้เฉพาะเมื่อตั้งค่าเอาท์พุต BIT_ALGN_DONE เป็น 1 และตั้งค่าเอาท์พุต BIT_ALGN_START เป็น 0 หากตั้งค่าพารามิเตอร์ SKIP_TRNG จะส่งคืนค่า 0 |
การใช้งาน CoreRxIODBitAlign ใน Libero Design Suite
สมาร์ทดีไซน์ (ถามคำถาม)
- CoreRxIODBitAlign ได้รับการติดตั้งไว้ล่วงหน้าในสภาพแวดล้อมการออกแบบการปรับใช้ IP ของ SmartDesign รูปภาพต่อไปนี้แสดงตัวอย่างampของตัวอย่าง CoreRxIODBitAlign
- แกนหลักได้รับการกำหนดค่าโดยใช้หน้าต่างการกำหนดค่าใน SmartDesign ดังที่แสดงในรูปที่ 4-2
- สำหรับข้อมูลเพิ่มเติมเกี่ยวกับการใช้ SmartDesign เพื่อสร้างอินสแตนซ์และสร้างคอร์ โปรดดู คู่มือผู้ใช้ SmartDesign.

การกำหนดค่า CoreRxIODBitAlign ใน SmartDesign (ถามคำถาม)
- แกนหลักได้รับการกำหนดค่าโดยใช้ GUI การกำหนดค่าภายใน SmartDesign ดังที่แสดงในรูปต่อไปนี้

กระแสการจำลอง (ถามคำถาม)
- มีการรวมการทดสอบผู้ใช้สำหรับ CoreRxIODBitAlign ไว้ในทุกรุ่น
- ในการเรียกใช้การจำลอง ให้ดำเนินการตามขั้นตอนต่อไปนี้: เลือกโฟลว์ User Testbench ใน SmartDesign จากนั้นคลิก บันทึกและสร้าง ในบานหน้าต่าง สร้าง
- ผู้ใช้สามารถเลือกการทดสอบทดสอบได้ผ่าน GUI การกำหนดค่าการทดสอบทดสอบหลัก เมื่อ SmartDesign สร้างโครงการ Libero® SoC ก็จะติดตั้งการทดสอบทดสอบของผู้ใช้ files.
- ในการรัน Testbench ของผู้ใช้ ให้ตั้งค่ารูทการออกแบบเป็นการสร้างอินสแตนซ์ CoreRxIODBitAlign ในบานหน้าต่างลำดับชั้นการออกแบบ Libero SoC แล้วคลิกการจำลองในหน้าต่าง Libero SoC Design Flow
- นี่จะเรียกใช้ ModelSim® และรันการจำลองโดยอัตโนมัติ
- รูปต่อไปนี้แสดง exampไฟล์ของระบบย่อยจำลอง ซึ่งใช้ส่วนประกอบ IOG_IOD DDRX4 และ DDTX4 ในโหมดลูปแบ็กพร้อมกับ CoreRxIODBitAlign สำหรับการจำลอง
- ที่นี่ข้อมูล PRBS ที่สร้างขึ้นจะถูกส่งโดย DDTX4 แบบอนุกรมไปยัง DDRX4 และในที่สุดตัวตรวจสอบ PRBS จะถูกใช้เพื่อตรวจสอบความสมบูรณ์ของข้อมูลหลังจากการฝึกอบรมเสร็จสิ้น

การสังเคราะห์ใน Libero SoC (ถามคำถาม)
- หากต้องการเรียกใช้การสังเคราะห์ด้วยการกำหนดค่าที่เลือกใน GUI การกำหนดค่า ให้ตั้งค่ารูทการออกแบบอย่างเหมาะสม ภายใต้ Implement Design ในแท็บ Design Flow ให้คลิกขวาที่ Synthesize แล้วคลิก Run
สถานที่และเส้นทางใน Libero SoC (ถามคำถาม)
- หลังจากตั้งค่ารูทการออกแบบอย่างเหมาะสมแล้ว ให้เรียกใช้ Synthesis ภายใต้ Implement Design ในแท็บ Design Flow ให้คลิกขวาที่ Place and Route แล้วคลิก Run
การรวมระบบ (ถามคำถาม)
- หัวข้อนี้ให้คำแนะนำเพื่อช่วยให้การรวม CoreRxIODBitAlign ง่ายขึ้น
- IOG Rx/Tx ที่ใช้รองรับโหมดอินพุตและเอาต์พุตจำนวนมาก อัตราข้อมูลและสัญญาณนาฬิกาเหล่านี้อาจช้าลงและในบางกรณีอาจเร็วขึ้น ขึ้นอยู่กับลักษณะเฉพาะของซิลิคอนขั้นสุดท้าย
- ตารางต่อไปนี้แสดงข้อมูลและอัตราสัญญาณนาฬิกา
ตาราง 4-1 ข้อมูลและอัตราสัญญาณนาฬิกา
| โหมด IOG | ทิศทาง | อัตราทดเกียร์ | อัตราข้อมูล IO สูงสุดที่คาดหวัง | IO นาฬิกา ประเมิน | แกนหลัก นาฬิกา ประเมิน | ประเภทข้อมูล |
| DDRX4 | ป้อนข้อมูล | 8:1 น. | 1600 เมกะบิตต่อวินาที | 800 เมกะเฮิรตซ์ | 200 เมกะเฮิรตซ์ | ดีดีอาร์ |
รูปต่อไปนี้แสดง exampการรวมระบบย่อยของ CoreRXIODBitAlign
- ระบบย่อยก่อนหน้านี้ใช้ส่วนประกอบ IOG_IOD DDRX4 และ DDTX4 ในโหมด Loopback พร้อมด้วย CoreRxIODBitAlign สำหรับการจำลอง ที่นี่ ข้อมูล PRBS ที่สร้างขึ้นจะถูกส่งโดย IOG_IOD_DDRTX4_0 ไปยัง IOG_IOD_DDRX4_PF_0 แบบอนุกรม
- CoreRxIODBitAlign จะทำการฝึกอบรม (ตั้งค่า BIT_ALIGN_START เป็น 1, ตั้งค่า BIT_ALIGN_DONE เป็น 0) กับคอมโพเนนต์ IOG_IOD_DDRX4_PF_0 และในที่สุด เมื่อการฝึกอบรมเสร็จสิ้น (ตั้งค่า BIT_ALIGN_START เป็น 0, ตั้งค่า BIT_ALIGN_DONE เป็น 1) ตัวตรวจสอบ PRBS จะถูกใช้เพื่อตรวจสอบความสมบูรณ์ของข้อมูล
ทดสอบม้านั่ง (ถามคำถาม)
- ใช้ Unified Testbench เพื่อตรวจสอบและทดสอบ CoreRxIODBitAlign ที่เรียกว่า Testbench ของผู้ใช้
ผู้ใช้ Testbench (ถามคำถาม)
- การทดสอบผู้ใช้รวมอยู่ในรุ่น CoreRxIODBitAlign ซึ่งตรวจสอบคุณสมบัติบางอย่างของ CoreRxIODBitAlign รูปภาพต่อไปนี้แสดงการทดสอบผู้ใช้ CoreRxIODBitAlign

- ตามที่แสดงในรูปก่อนหน้า เครื่องทดสอบผู้ใช้ประกอบด้วย Microchip DirectCore CoreRxIODBitAlign DUT, PRBS_GEN, PRBS_CHK, CCC, IOG_IOD_TX และ IOG_IOD_RX เพื่อตรวจสอบในโหมด Loopback
- วงจรปรับสภาพนาฬิกา (CCC) ขับเคลื่อน CORE_CLK และ IO_CLK เมื่อนาฬิกามีเสถียรภาพ
- PRBS_GEN ขับเคลื่อนข้อมูลขนานไปที่ IOG_IOD_TX จากนั้น IOG_ID_RX จะรับข้อมูลอนุกรมแบบขนาน
- DUT ของ CoreRxIODBitAlign จะดำเนินการฝึกอบรมโดยใช้สัญญาณ IOD_CTRL เมื่อการฝึกอบรมเสร็จสิ้นแล้ว บล็อก PRBS_CHK จะเปิดใช้งานเพื่อตรวจสอบข้อมูลจากบล็อก IOG_IOD_RX เพื่อดูความสมบูรณ์ของข้อมูล
สำคัญ: Testbench ของผู้ใช้รองรับเฉพาะการกำหนดค่าแบบคงที่เท่านั้น
ไดอะแกรมกำหนดเวลา
(ถามคำถาม)
- หัวข้อนี้จะอธิบายแผนภาพเวลาของ CoreRxIODBitAlign
ไดอะแกรมกำหนดเวลาการฝึก CoreRxIODBitAlign (ถามคำถาม)
- ไดอะแกรมเวลาต่อไปนี้เป็นตัวอย่างampลำดับการฝึกอบรมที่มีพารามิเตอร์ดังต่อไปนี้

- CoreRxIODBitAlign ทำงานโดยอิงตาม Fabric clock หรือ SCLK หรือ OUT2_FABCLK_* จากส่วนประกอบ CCC หรือ PLL และส่วนประกอบ IOD PF_IOD_GENERIC_RX ที่ใช้ทำงานโดยอิงตาม OUT*_HS_IO_CLK_* หรือ Bank clock หรือ BCLK สำหรับการจัดตำแหน่งบิต ที่นี่ ส่วนประกอบ IOD PF_IOD_GENERIC_RX จะรับข้อมูลอนุกรมสำหรับการจัดตำแหน่งบิต ตัวอย่างเช่นampถ้าอัตราข้อมูลที่ต้องการคือ 1000 Mbps ในโหมด DDRx4 Fabric ดังนั้น OUT2_FABCLK_0 หรือ SCLK จะต้องได้รับการขับเคลื่อนจากส่วนประกอบ PLL หรือ CCC เป็น 125 MHz และ OUT0_HS_IO_CLK_0 หรือ BCLK ถึง PF_IOD_GENERIC_RX ต้องเป็น 500 MHz
- CoreRxIODBitAlign จะเริ่มการฝึกเมื่อ PLL_LOCK เสถียรและขับเคลื่อนเป็นระดับสูง จากนั้นจึงเริ่มการฝึกโดยขับเคลื่อน BIT_ALGN_START เป็นระดับสูงและ BIT_ALGN_DONE เป็นระดับต่ำ จากนั้นจึงขับเคลื่อนเอาต์พุต BIT_ALGN_LOAD เพื่อโหลดการตั้งค่าเริ่มต้นในคอมโพเนนต์ PF_IOD_GENERIC_RX BIT_ALGN_CLR_FLGS ใช้เพื่อล้างแฟล็ก IOD_EARLY, IOD_LATE และ BIT_ALGN_OOR
- CoreRxIODBitAlign ดำเนินการด้วย BIT_ALGN_MOVE ตามด้วย BIT_ALGN_CLR_FLGS สำหรับทุก TAP และบันทึกแฟล็ก IOD_EARLY และ IOD_LATE เมื่อ BIT_ALGN_OOR ถูกตั้งค่าสูงโดยคอมโพเนนต์ PF_IOD_GENERIC_RX แล้ว CoreRxIODBitAlign จะกวาดแฟล็ก EARLY และ LATE ที่บันทึกไว้ และค้นหาแฟล็ก Early และ Late ที่เหมาะสมที่สุดเพื่อคำนวณความล่าช้าของ TAP ที่จำเป็นสำหรับการปรับเทียบบิตสัญญาณนาฬิกาและข้อมูล
- CoreRxIODBitAlign โหลดค่าความล่าช้าของ TAP ที่คำนวณไว้และปรับค่า BIT_ALGN_START ให้ต่ำและค่า BIT_ALGN_DONE ให้สูงเพื่อระบุการเสร็จสมบูรณ์ของการฝึกอบรม
- CoreRxIODBitAlign ดำเนินการฝึกใหม่แบบไดนามิกต่อไปหากตรวจพบข้อเสนอแนะ IOD_EARLY หรือ IOD_LATE ที่มีสัญญาณรบกวนจากคอมโพเนนต์ PF_IOD_GENERIC_RX ในที่นี้ BIT_ALGN_DONE จะถูกรีเซ็ตและขับเคลื่อนให้ต่ำ และ BIT_ALGN_START จะถูกขับเคลื่อนให้สูงอีกครั้งโดย CoreRxIODBitAlign เพื่อระบุการเริ่มการฝึกใหม่ ตัวนับเวลาหมดเวลาเมื่อถึงเงื่อนไขเวลาหมดเวลา จะยืนยัน BIT_ALGN_ERR เมื่อสิ้นสุดการฝึก
- CoreRxIODBitAlign ยังจัดเตรียมกลไกการรีสตาร์ทเพื่อให้ผู้ใช้ปลายทางสามารถรีสตาร์ทการฝึกอบรมได้ทุกเมื่อที่ต้องการ อินพุต BIT_ALGN_RSTRT จะต้องขับเคลื่อนพัลส์แอคทีฟสูง เช่นampเลแปดนาฬิกา
- ที่นี่ BIT_ALGN_DONE จะถูกรีเซ็ตและขับเคลื่อนไปยังระดับต่ำ และ BIT_ALGN_START จะถูกขับเคลื่อนไปยังระดับสูงอีกครั้งโดย CoreRxIODBitAlign เพื่อระบุการเริ่มต้นใหม่ของการฝึกอบรม
- CoreRxIODBitAlign ยังจัดเตรียมกลไกการถือครองเพื่อถือการฝึกอบรมไว้ตรงกลาง ที่นี่ พารามิเตอร์ HOLD_TRNG จะต้องตั้งค่าเป็น 1 จากนั้น CoreRxIODBitAlign จะใช้อินพุต BIT_ALGN_HOLD และต้องยืนยันระดับการใช้งานสูงตามจนกว่าจะต้องใช้ CoreRxIODBitAlign เพื่อถือการฝึกอบรมไว้ จากนั้นจึงดำเนินการฝึกอบรมต่อเมื่ออินพุต BIT_ALGN_HOLD ถูกขับเคลื่อนเป็นระดับต่ำ
ข้อมูลอ้างอิงเพิ่มเติม
(ถามคำถาม)
- ส่วนนี้ให้รายการข้อมูลเพิ่มเติม
- สำหรับการอัปเดตและข้อมูลเพิ่มเติมเกี่ยวกับซอฟต์แวร์ อุปกรณ์ และฮาร์ดแวร์ โปรดไปที่หน้าทรัพย์สินทางปัญญาบน แกนทรัพย์สินทางปัญญาของ Microchip FPGA.
ปัญหาที่ทราบและแนวทางแก้ไข (ถามคำถาม)
- ไม่มีข้อจำกัดหรือแนวทางแก้ปัญหาที่ทราบใน CoreRxIODBitAlign v2.3
คุณสมบัติและอุปกรณ์ที่เลิกผลิต (ถามคำถาม)
- ไม่มีคุณลักษณะและอุปกรณ์ที่ถูกยกเลิกใน CoreRxIODBitAlign v2.3
ปัญหาที่ได้รับการแก้ไข
(ถามคำถาม)
- ตารางต่อไปนี้แสดงรายการปัญหาที่ได้รับการแก้ไขทั้งหมดสำหรับรุ่น CoreRxIODbitAlign รุ่นต่างๆ
ตาราง 7-1. ปัญหาที่ได้รับการแก้ไข
| ปล่อย | คำอธิบาย |
| 2.3 | ไม่มีปัญหาที่ได้รับการแก้ไขในรุ่น v2.3 นี้ |
| 2.2 | ไม่มีปัญหาที่ได้รับการแก้ไขในรุ่น v2.2 นี้ |
| 1.0 | การเปิดตัวครั้งแรก |
การใช้งานและประสิทธิภาพของอุปกรณ์
(ถามคำถาม)
แมโคร CoreRxIODBitAlign ถูกนำไปใช้ในกลุ่มที่แสดงไว้ในตารางต่อไปนี้
ตาราง 8-1 การใช้งานและประสิทธิภาพของอุปกรณ์
| อุปกรณ์ รายละเอียด | เอฟพีจีเอ ทรัพยากร | ประสิทธิภาพ (MHz) | |||
| ตระกูล | อุปกรณ์ | ดีเอฟเอฟ | ลุท | ตรรกะ องค์ประกอบ | ผ้าไหม |
| โพลาร์ไฟร์® | MPF300TS | 788 | 1004 | 1432 | 261 |
| โพลาร์ไฟร์ โซซี | MPF250TS | 788 | 1004 | 1416 | 240 |
สำคัญ: The ข้อมูลในตารางก่อนหน้านี้ได้มาโดยใช้ Libero® SoC v2023.2- ข้อมูลในตารางก่อนหน้าได้มาโดยใช้การสังเคราะห์และการตั้งค่าเค้าโครงทั่วไป
- พารามิเตอร์ GUI การกำหนดค่าระดับสูงสุดต่อไปนี้ได้รับการแก้ไขจากค่าเริ่มต้น
- ต่อไปนี้คือค่าเริ่มต้น:
- ข้าม_เลื่อน = 1
- ถือ_จังหวะ = 1
- MIPI_TRNG = 1
- DEM_TAP_WAIT_CNT_WIDTH = 3
- ต่อไปนี้เป็นข้อจำกัดของนาฬิกาที่ใช้เพื่อให้ได้ตัวเลขประสิทธิภาพ:
- ส.ค.ส = 200 เมกะเฮิรตซ์
- เกรดความเร็ว = −1
- ปริมาณงานจะคำนวณดังนี้: (ความกว้างบิต/จำนวนรอบ) × อัตราสัญญาณนาฬิกา (ประสิทธิภาพ)
ประวัติการแก้ไข
(ถามคำถาม)
ประวัติการแก้ไขจะอธิบายการเปลี่ยนแปลงที่เกิดขึ้นในเอกสาร โดยจะแสดงรายการการเปลี่ยนแปลงตามการแก้ไข โดยเริ่มจากการเผยแพร่ครั้งล่าสุด
ตารางที่ 9-1 ประวัติการแก้ไข
| การแก้ไข | วันที่ | คำอธิบาย |
| B | 02/2024 | ต่อไปนี้เป็นรายการการเปลี่ยนแปลงในเอกสารฉบับแก้ไข B:
• อัปเดตสำหรับ CoreRxIODBitAlign v2.3 • เพิ่มข้อมูลบันทึกการเปลี่ยนแปลงในส่วนบทนำ • อัปเดต 8. ส่วนการใช้งานและประสิทธิภาพของอุปกรณ์ • เพิ่มส่วนที่ 7. ปัญหาที่ได้รับการแก้ไข |
| A | 03/2022 | ต่อไปนี้คือรายการการเปลี่ยนแปลงในการแก้ไข A ของเอกสาร:
• เอกสารได้รับการโยกย้ายไปยังเทมเพลต Microchip • หมายเลขเอกสารถูกเปลี่ยนจาก 50200861 เป็น DS50003255 |
| 3 | - | ต่อไปนี้คือรายการการเปลี่ยนแปลงในการแก้ไข 3 ของเอกสาร:
• อัปเดตสำหรับ CoreRxIODBitAlign v2.2 • อัปเดตคู่มือผู้ใช้สำหรับสัญญาณข้อมูลตาซ้ายและขวาที่ด้านบน สำหรับข้อมูลเพิ่มเติม โปรดดูรูปที่ 2-1 และ 3.2 พอร์ต |
| 2 | - | ต่อไปนี้คือรายการการเปลี่ยนแปลงในการแก้ไข 2 ของเอกสาร:
• อัปเดตสำหรับ CoreRxIODBitAlign v2.1 • อัปเดต: 2. คำอธิบายฟังก์ชัน และ 5. แผนภาพเวลา |
| 1 | - | การแก้ไขครั้งที่ 1.0 เป็นการเผยแพร่เอกสารนี้ครั้งแรก สร้างขึ้นสำหรับ CoreRxIODBitAlign v2.0 |
รองรับ Microchip FPGA
- กลุ่มผลิตภัณฑ์ Microchip FPGA สนับสนุนผลิตภัณฑ์ด้วยบริการสนับสนุนต่างๆ รวมถึงการบริการลูกค้า ศูนย์สนับสนุนด้านเทคนิคสำหรับลูกค้า a webเว็บไซต์และสำนักงานขายทั่วโลก
- ขอแนะนำให้ลูกค้าเยี่ยมชมแหล่งข้อมูลออนไลน์ของ Microchip ก่อนที่จะติดต่อฝ่ายสนับสนุน เนื่องจากมีแนวโน้มสูงว่าข้อซักถามของพวกเขาจะได้รับคำตอบแล้ว
- ติดต่อศูนย์สนับสนุนด้านเทคนิคผ่านทาง webไซต์ที่ www.microchip.com/support. กล่าวถึง
- หมายเลขชิ้นส่วนอุปกรณ์ FPGA เลือกประเภทเคสที่เหมาะสม และอัปโหลดการออกแบบ fileขณะสร้างกรณีการสนับสนุนทางเทคนิค
- ติดต่อฝ่ายบริการลูกค้าสำหรับการสนับสนุนผลิตภัณฑ์ที่ไม่ใช่ด้านเทคนิค เช่น ราคาผลิตภัณฑ์ การอัพเกรดผลิตภัณฑ์ ข้อมูลอัปเดต สถานะการสั่งซื้อ และการอนุญาต
- จากอเมริกาเหนือ โทร 8002621060
- จากส่วนอื่นของโลก โทร 6503184460
- แฟกซ์จากทุกที่ในโลก 6503188044
ข้อมูลไมโครชิป
ไมโครชิป Webเว็บไซต์
- Microchip ให้การสนับสนุนออนไลน์ผ่านของเรา webไซต์ที่ www.ไมโครชิป.คอม/. นี้ webเว็บไซต์นี้ใช้ในการทำ fileและข้อมูลที่ลูกค้าเข้าถึงได้ง่าย เนื้อหาบางส่วนที่เข้าถึงได้ ได้แก่:
- การสนับสนุนผลิตภัณฑ์ – เอกสารข้อมูลและ errata บันทึกการใช้งาน และ sampโปรแกรม ทรัพยากรการออกแบบ คู่มือผู้ใช้ และเอกสารสนับสนุนฮาร์ดแวร์ ซอฟต์แวร์รุ่นล่าสุด และซอฟต์แวร์ที่เก็บถาวร
- ฝ่ายสนับสนุนด้านเทคนิคทั่วไป – คำถามที่พบบ่อย (FAQ) คำขอรับการสนับสนุนทางเทคนิค กลุ่มสนทนาออนไลน์ รายชื่อสมาชิกโปรแกรมพันธมิตรด้านการออกแบบของไมโครชิพ
- ธุรกิจของไมโครชิป – คู่มือการเลือกผลิตภัณฑ์และการสั่งซื้อ ข่าวประชาสัมพันธ์ล่าสุดของ Microchip รายชื่องานสัมมนาและกิจกรรมต่างๆ รายชื่อสำนักงานขาย ผู้จัดจำหน่าย และตัวแทนโรงงานของ Microchip
บริการแจ้งการเปลี่ยนแปลงผลิตภัณฑ์
- บริการแจ้งเตือนการเปลี่ยนแปลงผลิตภัณฑ์ของไมโครชิปช่วยให้ลูกค้าทราบข้อมูลล่าสุดเกี่ยวกับผลิตภัณฑ์ของไมโครชิป
- สมาชิกจะได้รับการแจ้งเตือนทางอีเมลทุกครั้งที่มีการเปลี่ยนแปลง การอัปเดต การแก้ไข หรือข้อผิดพลาดที่เกี่ยวข้องกับกลุ่มผลิตภัณฑ์หรือเครื่องมือพัฒนาที่สนใจโดยเฉพาะ
- หากต้องการลงทะเบียนให้ไปที่ www.microchip.com/pcn และปฏิบัติตามคำแนะนำในการลงทะเบียน
การสนับสนุนลูกค้า
- ผู้ใช้ผลิตภัณฑ์ Microchip สามารถรับความช่วยเหลือได้ผ่านช่องทางต่างๆ:
- ตัวแทนจำหน่ายหรือตัวแทน
- สำนักงานขายในพื้นที่
- วิศวกรโซลูชันเอ็มเบ็ดเด็ด (ESE)
- การสนับสนุนด้านเทคนิค
- ลูกค้าควรติดต่อผู้จัดจำหน่าย ตัวแทน หรือ ESE เพื่อขอความช่วยเหลือ นอกจากนี้ยังมีสำนักงานขายในพื้นที่เพื่อช่วยเหลือลูกค้าอีกด้วย รายชื่อสำนักงานขายและสถานที่รวมอยู่ในเอกสารนี้
- การสนับสนุนด้านเทคนิคพร้อมให้บริการผ่าน webเว็บไซต์อยู่ที่: www.microchip.com/support
คุณสมบัติการป้องกันรหัสอุปกรณ์ไมโครชิป
- บันทึก รายละเอียดต่อไปนี้เกี่ยวกับคุณสมบัติการป้องกันรหัสบนผลิตภัณฑ์ Microchip
- ผลิตภัณฑ์ Microchip ตรงตามข้อกำหนดที่ระบุไว้ในแผ่นข้อมูล Microchip เฉพาะของตน
- Microchip เชื่อว่ากลุ่มผลิตภัณฑ์ของตนจะปลอดภัยเมื่อใช้ตามลักษณะที่ต้องการ ภายใต้ข้อกำหนดการทำงาน และภายใต้เงื่อนไขปกติ
- Microchip ให้ความสำคัญและปกป้องสิทธิในทรัพย์สินทางปัญญาของบริษัทอย่างจริงจัง การพยายามละเมิดคุณสมบัติการป้องกันโค้ดของผลิตภัณฑ์ Microchip เป็นสิ่งต้องห้ามโดยเด็ดขาด และอาจฝ่าฝืน Digital Millennium Copyright Act
- ทั้งไมโครชิปและผู้ผลิตเซมิคอนดักเตอร์รายอื่นไม่สามารถรับประกันความปลอดภัยของรหัสของตนได้ การปกป้องรหัสไม่ได้หมายความว่าเรารับประกันว่าผลิตภัณฑ์ "ไม่แตกหัก"
- การปกป้องโค้ดมีการพัฒนาอย่างต่อเนื่อง Microchip มุ่งมั่นที่จะปรับปรุงคุณสมบัติการป้องกันโค้ดของผลิตภัณฑ์ของเราอย่างต่อเนื่อง
ประกาศทางกฎหมาย
- เอกสารเผยแพร่นี้และข้อมูลในที่นี้อาจใช้กับผลิตภัณฑ์ของ Microchip เท่านั้น ซึ่งรวมถึงการออกแบบ ทดสอบ และรวมผลิตภัณฑ์ของ Microchip เข้ากับแอปพลิเคชันของคุณ การใช้ข้อมูลนี้ในลักษณะอื่นใดถือเป็นการละเมิดข้อกำหนดเหล่านี้ ข้อมูลเกี่ยวกับแอปพลิเคชันของอุปกรณ์มีไว้เพื่อความสะดวกของคุณเท่านั้น และอาจถูกแทนที่ด้วยการอัปเดต เป็นความรับผิดชอบของคุณในการตรวจสอบให้แน่ใจว่าใบสมัครของคุณตรงตามข้อกำหนดของคุณ ติดต่อสำนักงานขาย Microchip ในพื้นที่ของคุณเพื่อรับการสนับสนุนเพิ่มเติม หรือขอรับการสนับสนุนเพิ่มเติมได้ที่ www.microchip.com/en-us/support/design-help/client-support-services.
- ข้อมูลนี้จัดทำโดย MICROCHIP "ตามที่เป็น" MICROCHIP ไม่รับรองหรือรับประกันใดๆ ไม่ว่าจะโดยชัดแจ้งหรือโดยนัย เป็นลายลักษณ์อักษรหรือวาจา ตามกฎหมายหรืออย่างอื่นใดที่เกี่ยวข้องกับข้อมูล รวมถึงแต่ไม่จำกัดเฉพาะการรับประกันโดยนัยของการไม่ละเมิด ความสามารถในการขาย และความเหมาะสมสำหรับจุดประสงค์เฉพาะ หรือการรับประกันที่เกี่ยวข้องกับเงื่อนไข คุณภาพ หรือประสิทธิภาพ
- ไม่ว่าในกรณีใด MICROCHIP จะไม่รับผิดต่อการสูญเสีย ความเสียหาย ต้นทุน หรือค่าใช้จ่ายใดๆ ก็ตามที่เกี่ยวข้องกับข้อมูลหรือการใช้งานโดยอ้อม เป็นพิเศษ เป็นการลงโทษ โดยไม่ได้ตั้งใจ หรือเป็นผลสืบเนื่อง แม้ว่า MICROCHIP จะได้รับแจ้งจาก ความเป็นไปได้หรือความเสียหายสามารถคาดการณ์ได้ ตามขอบเขตสูงสุดที่กฎหมายอนุญาต ความรับผิดทั้งหมดของ MICROCHIP ต่อการเรียกร้องทั้งหมดไม่ว่าในทางใดที่เกี่ยวข้องกับข้อมูลหรือการใช้งานจะไม่เกินจำนวนค่าธรรมเนียม (หากมี) ที่คุณได้ชำระโดยตรงให้กับ MICROCHIP สำหรับข้อมูลดังกล่าว
- การใช้เครื่องมือไมโครชิปในการช่วยชีวิตและ/หรือการใช้งานด้านความปลอดภัยเป็นความเสี่ยงของผู้ซื้อโดยสิ้นเชิง และผู้ซื้อตกลงที่จะปกป้อง ชดเชย และทำให้ไมโครชิปไม่ต้องรับผิดต่อความเสียหาย การเรียกร้อง การฟ้องร้อง หรือค่าใช้จ่ายใดๆ ที่เกิดจากการใช้งานดังกล่าว จะไม่มีการให้ใบอนุญาตใดๆ ไม่ว่าโดยปริยายหรือด้วยวิธีอื่นใด ภายใต้สิทธิ์ในทรัพย์สินทางปัญญาของไมโครชิป เว้นแต่จะระบุไว้เป็นอย่างอื่น
เครื่องหมายการค้า
- ชื่อและโลโก้ Microchip, โลโก้ Microchip, Adaptec, AVR, โลโก้ AVR, AVR Freaks, BesTime, BitCloud, CryptoMemory, CryptoRF, dsPIC, flexPWR, HELDO, IGLOO, JukeBlox, KeeLoq, Kleer, LANCheck, LinkMD, maXStylus, maXTouch, MediaLB, megaAVR, Microsemi, โลโก้ Microsemi, MOST, โลโก้ MOST, MPLAB, OptoLyzer, PIC, picoPower, PICSTART, โลโก้ PIC32, PolarFire, Prochip Designer, QTouch, SAM-BA, SenGenuity, SpyNIC, SST, โลโก้ SST, SuperFlash, Symmetricom , SyncServer, Tachyon, TimeSource, tinyAVR, UNI/O, Vectron และ XMEGA เป็นเครื่องหมายการค้าจดทะเบียนของ Microchip Technology Incorporated ในสหรัฐอเมริกาและประเทศอื่นๆ
- AgileSwitch, ClockWorks, The Embedded Control Solutions Company, EtherSynch, Flashtec, Hyper Speed Control, HyperLight Load, Libero, แท่นมอเตอร์, mTouch, Powermite 3, Precision Edge, ProASIC, ProASIC Plus, โลโก้ ProASIC Plus, Quiet-Wire, SmartFusion, SyncWorld , TimeCesium, TimeHub, TimePictra, TimeProvider และ ZL เป็นเครื่องหมายการค้าจดทะเบียนของ Microchip Technology Incorporated ในสหรัฐอเมริกา
- การปราบปรามคีย์ที่อยู่ติดกัน, AKS, ยุคอะนาล็อกสำหรับยุคดิจิทัล, ตัวเก็บประจุใดๆ, AnyIn, AnyOut, การสลับแบบเสริม, BlueSky, BodyCom, Clockstudio, CodeGuard, CryptoAuthentication, CryptoAutomotive, CryptoCompanion, CryptoController, dsPICDEM, dsPICDEM.net, การจับคู่ค่าเฉลี่ยแบบไดนามิก , DAM, ECAN, Espresso T1S, EtherGREEN, EyeOpen, GridTime, IdealBridge, IGaT, การเขียนโปรแกรมแบบอนุกรมในวงจร, ICSP, INICnet, การขนานแบบอัจฉริยะ, IntelliMOS, การเชื่อมต่อระหว่างชิป, JitterBlocker, Knob-on-Display, MarginLink, maxCrypto, สูงสุดViewเมมเบรน Mindi MiWi MPASM MPF โลโก้ที่ผ่านการรับรอง MPLAB MPLIB MPLINK mSiC MultiTRAK NetDetach การสร้างรหัส Omniscient PICDEM PICDEM.net PICkit PICtail Power MOS IV Power MOS 7 PowerSmart PureSilicon QMatrix REAL ICE Ripple Blocker RTAX RTG4 SAM-ICE Serial Quad I/O
- แผนที่เรียบง่าย, SimpliPHY, SmartBuffer, SmartHLS, SMART-IS, storClad, SQI, SuperSwitcher, SuperSwitcher II, Switchtec, SynchroPHY, ความทนทานรวม, เวลาที่เชื่อถือได้, TSHARC, Turing, USBCheck, VariSense, VectorBlox, VeriPHY, Viewสแปน, ไวเปอร์ล็อค,
- XpressConnect และ ZENA เป็นเครื่องหมายการค้าของ Microchip Technology Incorporated ในสหรัฐอเมริกาและประเทศอื่นๆ
- SQTP เป็นเครื่องหมายบริการของ Microchip Technology Incorporated ในสหรัฐอเมริกา
- โลโก้ Adaptec, Frequency on Demand, Silicon Storage Technology และ Symmcom เป็นเครื่องหมายการค้าจดทะเบียนของ Microchip Technology Inc. ในประเทศอื่นๆ
- GestIC เป็นเครื่องหมายการค้าจดทะเบียนของ Microchip Technology Germany II GmbH & Co. KG ซึ่งเป็นบริษัทในเครือของ Microchip Technology Inc. ในประเทศอื่นๆ
- เครื่องหมายการค้าอื่นๆ ทั้งหมดที่กล่าวถึงในที่นี้เป็นทรัพย์สินของบริษัทที่เกี่ยวข้อง
- © 2024, Microchip Technology Incorporated และบริษัทในเครือ สงวนลิขสิทธิ์.
- หมายเลข ISBN: 9781668339879
ระบบการจัดการคุณภาพ
- สำหรับข้อมูลเกี่ยวกับระบบการจัดการคุณภาพของ Microchip โปรดไปที่ www.microchip.com/quality.
การขายและบริการทั่วโลก
| อเมริกา | เอเชีย/แปซิฟิก | เอเชีย/แปซิฟิก | ยุโรป |
| องค์กร สำนักงาน
2355 เวสต์แชนด์เลอร์บูเลอวาร์ด แชนด์เลอร์ AZ 85224-6199 โทร: 480-792-7200 โทรสาร: 480-792-7277 การสนับสนุนด้านเทคนิค: www.microchip.com/support Web ที่อยู่: www.ไมโครชิป.คอม แอตแลนตา ดูลูธ, จอร์เจีย โทร: 678-957-9614 โทรสาร: 678-957-1455 ออสติน, เท็กซัส โทร: 512-257-3370 บอสตัน เวสต์โบโรห์ แมสซาชูเซตส์ โทรศัพท์: 774-760-0087 โทรสาร: 774-760-0088 ชิคาโก อิตาสกา อิลลินอยส์ โทร: 630-285-0071 โทรสาร: 630-285-0075 ดัลลาส แอดดิสันเท็กซัส โทร: 972-818-7423 โทรสาร: 972-818-2924 ดีทรอยต์ โนวี มิชิแกน โทร: 248-848-4000 ฮูสตัน, TX โทร: 281-894-5983 อินเดียนาโพลิส โนเบิลสวิลล์ อินดีแอนา โทรศัพท์: 317-773-8323 โทรสาร: 317-773-5453 โทร: 317-536-2380 ลอสแองเจลีส มิชชั่นเวียโฮ แคลิฟอร์เนีย โทรศัพท์: 949-462-9523 โทรสาร: 949-462-9608 โทร: 951-273-7800 ราลีห์, NC โทร: 919-844-7510 ใหม่ ยอร์ค, NY โทร: 631-435-6000 ซาน โฮเซ่, CA โทร: 408-735-9110 โทร: 408-436-4270 แคนาดา - โตรอนโต โทร: 905-695-1980 โทรสาร: 905-695-2078 |
ออสเตรเลีย - ซิดนีย์
โทร : 61-2-9868-6733 ประเทศจีน – ปักกิ่ง โทร : 86-10-8569-7000 จีน – เฉิงตู โทร : 86-28-8665-5511 ประเทศจีน – ฉงชิ่ง โทร : 86-23-8980-9588 จีน – ตงกวน โทร : 86-769-8702-9880 ประเทศจีน – กว่างโจว โทร : 86-20-8755-8029 จีน – หางโจว โทร : 86-571-8792-8115 จีน - ฮ่อง คอง เขตบริหารพิเศษ โทร: 852-2943-5100 จีน – หนานจิง โทร : 86-25-8473-2460 จีน – ชิงเต่า โทร : 86-532-8502-7355 ประเทศจีน – เซี่ยงไฮ้ โทร : 86-21-3326-8000 จีน – เสิ่นหยาง โทร : 86-24-2334-2829 จีน – เซินเจิ้น โทร : 86-755-8864-2200 จีน – ซูโจว โทร : 86-186-6233-1526 จีน – หวู่ฮั่น โทร : 86-27-5980-5300 จีน – ซีอาน โทร : 86-29-8833-7252 จีน – เซียะเหมิน โทร: 86-592-2388138 จีน – จูไห่ โทร: 86-756-3210040 |
อินเดีย - บังกาลอร์
โทร : 91-80-3090-4444 อินเดีย – นิวเดลี โทร : 91-11-4160-8631 อินเดีย - ปูเน่ โทร : 91-20-4121-0141 ประเทศญี่ปุ่น - โอซาก้า โทร : 81-6-6152-7160 ประเทศญี่ปุ่น - โตเกียว โทร: 81-3-6880-3770 เกาหลี – แดกู โทร : 82-53-744-4301 เกาหลี – โซล โทร : 82-2-554-7200 มาเลเซีย – กัวลา กัวลาลัมเปอร์ โทร : 60-3-7651-7906 มาเลเซีย – ปีนัง โทร : 60-4-227-8870 ฟิลิปปินส์ - มะนิลา โทร : 63-2-634-9065 สิงคโปร์ โทร: 65-6334-8870 ไต้หวัน – Hsin Chu โทร : 886-3-577-8366 ไต้หวัน – เกาสง โทร : 886-7-213-7830 ไต้หวัน – ไทเป โทร : 886-2-2508-8600 ประเทศไทย - กรุงเทพฯ โทร : 66-2-694-1351 เวียดนาม – โฮจิมินห์ โทร : 84-28-5448-2100 |
ออสเตรีย - เวลส์
โทร : 43-7242-2244-39 แฟกซ์ : 43-7242-2244-393 เดนมาร์ก - โคเปนเฮเกน โทร: 45-4485-5910 โทรสาร : 45-4485-2829 ฟินแลนด์ - เอสโป โทร : 358-9-4520-820 ฝรั่งเศส - ปารีส Tel: 33-1-69-53-63-20 Fax: 33-1-69-30-90-79 ประเทศเยอรมนี - การ์ชิง โทร: 49-8931-9700 ประเทศเยอรมนี - ฮาน โทร: 49-2129-3766400 ประเทศเยอรมนี - ไฮลบรอนน์ โทร: 49-7131-72400 ประเทศเยอรมนี - คาร์ลสรูเออ โทร: 49-721-625370 ประเทศเยอรมนี - มิวนิค Tel: 49-89-627-144-0 Fax: 49-89-627-144-44 ประเทศเยอรมนี - โรเซนไฮม์ โทร : 49-8031-354-560 อิสราเอล - ราอานานา โทร : 972-9-744-7705 อิตาลี – มิลาน โทร: 39-0331-742611 โทรสาร : 39-0331-466781 อิตาลี – ปาโดวา โทร: 39-049-7625286 เนเธอร์แลนด์ – ดรูเนน โทร: 31-416-690399 โทรสาร : 31-416-690340 นอร์เวย์ - ทรอนด์เฮม โทร : 47-72884388 โปแลนด์ – วอร์ซอ โทร: 48-22-3325737 โรมาเนีย - บูคาเรสต์ Tel: 40-21-407-87-50 สเปน – มาดริด Tel: 34-91-708-08-90 Fax: 34-91-708-08-91 สวีเดน – โกเธนเบิร์ก Tel: 46-31-704-60-40 สวีเดน – สตอกโฮล์ม โทร : 46-8-5090-4654 สหราชอาณาจักร – วอคกิ้งแฮม โทร : 44-118-921-5800 แฟกซ์ : 44-118-921-5820 |
เอกสาร / แหล่งข้อมูล
![]() |
ตัวควบคุมอุปกรณ์ MICROCHIP v2.3 Gen 2 [พีดีเอฟ] คู่มือการใช้งาน v2.3, v2.2, v2.3 ตัวควบคุมอุปกรณ์ Gen 2, v2.3, ตัวควบคุมอุปกรณ์ Gen 2, ตัวควบคุมอุปกรณ์, ตัวควบคุม |





